系統單晶片 (SoC) 設計解決方案

 

 

世芯研發獨特和正確建構 (correct-by-construction) 的系統單晶片設計解決方案,能夠幫助客戶降低成本、增加生產效能、減少功耗以及晶片尺寸最佳化。

 

​低功耗

世芯在先進製程功耗管理上有過人之處,無論靜態功耗管理需求或動態功耗管理,皆能預先考慮與因應、滿足需求。世芯獨到的時脈架構及時序方法論,能有效降低總體電容量,進而降低 30% 的動態功耗。

 

我們也支援時脈閘區化設計 (gated-clock design),以及有效分隔多重供電電壓,從而降低動態功耗。世芯建立了完整的設計方法以滿足低功耗製程需求並提供彈性的客製化 IP 解決方案。

低功耗技術

 

 

 

 

 

 

 

 

高效能

世芯的整合設計方法論運用一個精確的時序模型及一個精確的時脈設計手法,來避免過度、多餘的設計。我們提供一份指引,能依據空間佈局及繞線的結果來調修RTL (暫存器轉化層)的設計。

我們也能特別設置一些格區(Cell),用格區來關閉關鍵路徑的時序,並執行系統層次的雜訊推演模擬,透過模擬以確保晶片、電路板上的高速I/O能可靠運行。

 

成本效益

世芯的先進設計解決方案降低重編 (re-spin) 成本,並讓晶片良率及晶片面積獲得最佳化。我們達到最佳化的晶片成果,並運用我們專屬的時脈方法論、精確的時序模型、及先進的佈線策略,以此消除過度設計。

 

世芯的量產解決方案已在超過2百顆量產晶片中獲得實證。我們的先進解決方案使晶片電路面積減少20%,同時讓晶片生產良率提高20%。我們也提供先進的轉移技術,以縮小晶片的實體設計尺寸,當晶片面積縮小至原有的50%,客戶即能在高量產下獲得巨大的成本效益。

Alchip News 201906.JPG